Quartus® Prime Design Software v18.0

Image of Intel logo

Quartus® Prime Design Software v18.0

Perangkat lunak Intel® Quartus Prime design v18.0 memiliki pengurangan waktu kompilasi yang lebih besar dan pengurangan kebutuhan memori virtual

Perangkat lunak Intel Quartus Prime v18.0 memiliki peningkatan yang dibuat di tiga bidang utama yang paling diminati oleh para desainer tentang kinerja, produktivitas, dan kegunaan. Perangkat lunak Intel Quartus Prime Pro Edition v18.0 mendukung Intel Stratix & reg; 10 perangkat TX, MX, SX, dan GX. Mempercepat pengembangan FPGA dengan waktu kompilasi lebih cepat dari desain Intel Stratix 10 di v18.0 dibandingkan dengan rilis sebelumnya. Desain Intel Stratix 10 yang lebih besar menunjukkan pengurangan waktu kompilasi yang lebih besar. Ada pengaturan tambahan tentang bagaimana mengurangi waktu kompilasi yang dapat diakses di panduan pengguna compiler. Dengan perangkat lunak Intel pro pro v18.0 Intel Quartus, desain sekarang akan mengalami pengurangan signifikan dalam kebutuhan memori virtual puncak dibandingkan dengan rilis 17.1.1. Semua desain Intel Stratix 10 mengkompilasi kurang dari 64 GB ruang memori.

Dukungan analisis serentak menyediakan kemampuan untuk menganalisis hasil desain sementara kompilasi sedang berjalan. Fitur ini didukung dengan penganalisis waktu, pemirsa netlist, dan laporan kompilasi, memungkinkan desain diselesaikan lebih cepat. Rekonfigurasi parsial (PR) memungkinkan pengguna untuk mengkonfigurasi ulang bagian dari FPGA secara dinamis sementara desain FPGA yang tersisa terus berfungsi. Dengan perangkat lunak Intel Quartus Prime Pro Edition v18.0, pengguna dapat mempercepat aplikasi mereka menggunakan alat pemrograman Intel FPGA di Cloud untuk memprogram FPGA dalam lingkungan komputasi berkinerja tinggi yang disediakan oleh Nimbix. Pelajari lebih lanjut di halaman web layanan Cloud.

Pelajari dan pahami lebih lanjut dengan tautan yang disediakan di bagian sumber daya di bawah ini.

fitur
  • Waktu kompilasi yang lebih cepat
  • Pengurangan dalam memori virtual puncak
  • Analisis serentak
  • PR memungkinkan pengguna untuk mengkonfigurasi sebagian dari FPGA secara dinamis
  • Alat perangkat lunak di Cloud
  • Izinkan sinyal koherensi dari perangkat sistem hard processor (HPS) perangkat Intel Stratix 10 untuk diangkut ke properti intelektual (IP) melalui dukungan ACE-lite
  • Menggabungkan komponen IOP yang menggunakan antarmuka SystemVerilog ke dalam sistem perancang platform
  • Alami penurunan yang signifikan dalam waktu regenerasi peningkatan IP
Aplikasi
  • Perancang platform dapat menghasilkan skrip simulasi hierarkis dengan mereferensikan informasi simulasi subsistem dan komponen IP tanpa melintasi hierarki sistem
  • Dukungan tampilan resolusi tinggi menyediakan GUI yang diperbarui untuk mendukung platform baru dan ikon skalabel untuk tampilan resolusi tinggi
  • Perencana antarmuka dapat diluncurkan tanpa harus menutup perangkat lunak Intel Quartus GUI dalam meningkatkan integrasi alat
  • Lihat halaman dukungan perangkat lunak Intel Quartus prime untuk aplikasi tambahan
  • Gunakan sintaks Verilog untuk menghubungkan port di perancang platform dengan konektivitas tingkat kawat
Sumber daya
  • Panduan pengguna kompilator
  • Analisis serentak
  • Halaman web layanan cloud
  • Skrip simulasi hirarkis
  • Konektivitas tingkat kawat
  • Integrasi alat yang ditingkatkan
  • Dukungan perangkat lunak Intel Quartus prime
  • Apa yang baru di perangkat lunak Intel Quartus prime v18.0 training
  • AN 307: Aliran desain Intel FPGA untuk pengguna Xilinx

E-mail: Info@ariat-tech.comHK TEL: +00 852-30501966MENAMBAHKAN: Rm 2703 27F Ho King Comm Center 2-16,
Fa Yuen St MongKok Kowloon, Hong Kong.